1 Std. 28 Min.

Rechnerorganisation, Vorlesung, WS 2016/17, 25.01.2017, 24 Rechnerorganisation, Vorlesung, WS16-17

    • Kurse

24 |
0:00:00 Starten
0:00:19 Probleme der virtuellen Speicherverwaltung
0:04:23 Zusammenfassung
0:05:13 Speicherhierarchie
0:05:36 Cache und Speicherverwaltungseinheit
0:10:25 Segnebtorientierte Speicherverwaltung
0:10:41 Adressierungs-Modi (x86-Prozessoren)
0:17:34 Segmentierung mit Seitenwechsel
0:21:06 Berechnung der physikalischen Adressen (x86-Prozessoren)
0:21:30 Zweistufige Seitenwechsel-Verfahren
0:24:22 Adressübersetzung bei 80486 und Pentium-Prozessoren
0:26:51 Anmerkungen
0:27:36 Beschleunigung der Adressberechnung durch einen Cache
0:31:15 Schutzmechanismen
0:33:50 Regeln für den Zugriffsschutz
0:41:12 Zusammenfassung
0:42:01 Kapitel 10
0:42:42 10.1 Zeitverhalten der Systembussignale
0:43:33 Zeitverhalten eines synchrones Systembus
0:49:39 Timing
0:49:55 Synchrones Systembus
0:52:13 Semi-synchroner Systembus
0:57:01 Einfügen eines Wartezyklus
1:01:13 Asynchroner Systembus
1:09:16 Beispiele
1:14:09 Logic Block Diagram
1:23:56 CES Platinlabor
1:26:35 Multi-Layer-Hersteller
1:28:22 Multiplex-Bus

24 |
0:00:00 Starten
0:00:19 Probleme der virtuellen Speicherverwaltung
0:04:23 Zusammenfassung
0:05:13 Speicherhierarchie
0:05:36 Cache und Speicherverwaltungseinheit
0:10:25 Segnebtorientierte Speicherverwaltung
0:10:41 Adressierungs-Modi (x86-Prozessoren)
0:17:34 Segmentierung mit Seitenwechsel
0:21:06 Berechnung der physikalischen Adressen (x86-Prozessoren)
0:21:30 Zweistufige Seitenwechsel-Verfahren
0:24:22 Adressübersetzung bei 80486 und Pentium-Prozessoren
0:26:51 Anmerkungen
0:27:36 Beschleunigung der Adressberechnung durch einen Cache
0:31:15 Schutzmechanismen
0:33:50 Regeln für den Zugriffsschutz
0:41:12 Zusammenfassung
0:42:01 Kapitel 10
0:42:42 10.1 Zeitverhalten der Systembussignale
0:43:33 Zeitverhalten eines synchrones Systembus
0:49:39 Timing
0:49:55 Synchrones Systembus
0:52:13 Semi-synchroner Systembus
0:57:01 Einfügen eines Wartezyklus
1:01:13 Asynchroner Systembus
1:09:16 Beispiele
1:14:09 Logic Block Diagram
1:23:56 CES Platinlabor
1:26:35 Multi-Layer-Hersteller
1:28:22 Multiplex-Bus

1 Std. 28 Min.

Mehr von Karlsruher Institut für Technologie

Theoretische Grundlagen der Informatik, Vorlesung, WS19/20
Karlsruher Institut für Technologie (KIT)
Grundbegriffe der Informatik, Vorlesung, WS18/19
Karlsruher Institut für Technologie (KIT)
Algorithmen 1, SS2019, Vorlesung
Karlsruher Institut für Technologie (KIT)
Forschungspodcast »Selbstbewusste KI«
Karlsruher Institut für Technologie (KIT)
Numerische Mathematik für die Fachrichtungen Informatik und Ingenieurwesen, Vorlesung, SS2019
Karlsruher Institut für Technologie (KIT)
Programmieren, WS19/20, Vorlesung
Karlsruher Institut für Technologie (KIT)